SJ 50597.2-1994 半导体集成电路JH2014型HTL触发器详细规范
ID: |
99B90B2F5B9341C4A30063A01B613788 |
文件大小(MB): |
0.65 |
页数: |
17 |
文件格式: |
|
日期: |
2024-7-28 |
购买: |
文本摘录(文本识别可能有误,但文件阅览显示及打印正常,pdf文件可进行文字搜索定位):
中华人民共和国电子行业军用标准,FL 5962 SJ 50597.2-94,半导体集成电路JH2014型,HTL触发器详细规范,Detail specification for type JH2014,HTL flip-flop of semiconductor integrated circuits,1994-0%30 发布1994-12-0I 实施,中华人民共和国电子工业部批准,中华人民共和国电子行业军用标准.,半导体集成电路JH2014型,HTL触发器详细规范,SJ 50597.2-94,Detail speci teat ion for type JH2014,HTL flip-fiop of semiconductor integrated circuits,1范围,1.I 主题内容,本规范规定了半导体集成电路JH2014型HTL触发器(以下简称器件)详细要求,1.2 适用范围 ’,本规范适用于器件的研制、生产和采购,1.3 分类,本规范给出的器件按器件型号、器件等级、封装形式、额定值和推荐工作条件分类,1.3.1 器件编号,器件编号应按GJB 597《微电路总规范》第3.6,2条的规定,1.3.1.I器件型号,器件型号如下:,器件型号器 件 名 称,JH2Q14 与门输入下降沿J-K触发器,1.3.1.2器件等级,器件等级应为GJB 597第3,4条所规定的B级和本规范规定的级,1.3.1.3封装形式,封装形式按GB 7092《半导体集成电路外形尺寸)的规定如下:,字母封 装形式,D D14S3(陶聳双列封装),. F FI4X2(陶瓷扁平封装),H H14X2(陶饗熔封扁平封装),J JI4$3(陶瓷熔封双列封装),1.3.2绝对最大额定值,绝对最大额定值如下:,中华人民共和国电子工业部1994.09.30 1994-12-01 实施,—1 —,SJ 50597.2-94,项 目符 号,数 值,単 位,最 小最 大,电源电压ド8 -0.5 18 V,输入电压匕— 18 V,输入电流厶-10 mA,输出电流— 30 mA,功耗Pd 一270 mW,贮存温度らa -65 150,结温ム— 175 V,引线耐焊接温度(10s) 爲— 300 c,1-3.3推荐工作条件,推荐工作条件如下;,项目符 号,教1 -,單 位,最 小最 大,电源电压Vq 13.5 16.5 V,输入髙电平电压9 一V,输入低电平电压VL *— 6.5 V,输出髙电平电流JOH 一mA,输出低电平电流— 12,6 mA,工作环境温度Ta -55 125 r,2引用文件,GB 3431.1—82,GB 3431.2—86,GB 3440—82,GB 4590—84,GB 4728.12—85,GB 7092,GJB 548—88,GJB 597-88,GJB 1649—93,半导体集成电路文字符号电参数文字符号,半导体集成电路文字符号引出端功第符号,半导体集成电路HTL电路测试方法的基本原理,半导体集成电路机械和气候试验方法,电气图用图形符号二进制逻辑单元,半导体集成电路外形尺寸,微电子器件试验方法和程序,微电路总规范,电子产品防静电放电控制大纲,3要求,3.1 详细要求,各项要求应按GJB 597和本规范的规定,3.2 设计、结枸和外形尺寸,设计、结构和外形尺寸应按GJB 597和本规范的规定,2 —,SJ 50597.2—94,3.2.I 逻辑图、逻辑符号和引出端排列,逻辑图、逻辑符号和引出端排列应符合GB 4728.12《电气图用图形符号二进制逻辑单元〉,和本规范图1的规定。引出端排列为俯视图,JH2014逻辑图,逻辑符号引出端排列,(I),017,(W,(13),Cp 匚】,匚2,匚3,14,13,12,コV^C,コル,コム,.〉C1 1I コ Kk,1K (9),Ro匚,Q匸,GND匚,10 コ&,コG,コ,KZ7,⑹,ム,ム,&匚4,& 5,7 8,图1逻辑图、逻辑符号和引出端排列,3.2.2 功能表,功能表如下;,一3 一,SJ 50597.2-94,输人输出,Sb 取CP J K Q Q,L L X X X 力0,H L X X X L H,L H X X X H L,H H X X X 〇〇〇〇,H H L H L H,H H 屮H L H L,_H H H H 〇〇〇〇,注:J = Ja/Jb*Jc,K= Ka/K^Kc,H-一-高电平,L---- 低电平,X-----任意态,か^不定态,I—从髙电平到低电平的跳变〇,3.2.3 电原理图,制造厂在鉴定前应将电原理图提交给鉴定机构,各制造厂的电原理图应由鉴定机构存档,备査,3.2.4 封装形式,封鼓形式应按本规范L3.L3条的规定,3.3 引线材料和涂蕾,引线材料和涂覆应按GJB 597第3.5.6条的规定,3.4 电特性,电特性应符合本规范表1的规定,表!电特性,特 性符号,条 件”,(若无其他规定,-55七WTaE125常),规范值,单位,最小最大,输出高电平电压^OH Vcc = 13.5V ; V[H = 9V,VjL - 6.5V キ 10H = - 0,5mA,11.5 — V,输出低电平电压Vol Vcc = 13.5V ; V1H = 9V;,V[L = 6,5V ;1加-12,6mA,一L5 V,输入高电平电流Vcc = 15V ;,V1H = 16.5V,Jjuk, Jc,Ka,KBiKc,一6,R ロア* — 6,CP — 24,输入低电平电流Al Vcc = 16.5V ;,Hl l 5V,J が Jb……
……